

# پروژه درس ساختار کامپیوتر و میکروپروسسور

دكتر موحديان

فاز دوم طراحی پردازنده ی Single Cycle بهار 99

## قسمت اول: پیاده سازی ماژول Controller



#### ورودىها:

- 1 ) ورودی شش بیتی برای شش بیت بالای دستور. (op)
- 2 ) ورودی شش بیتی برای شش بیت پایین دستور. (funct)
- 3) ورودی تک بیتی مطابق با صفر و یا یک بودن خروجی zero) . ALU

#### خروجي ها:

- 1) خروجی تک بیتی برای بیت کنترلی مالتی پلکسر در خروجی Memory Data برای تعیین آن که داده ورودی برای RegFile از خروجی حافظه Data دریافت شود و یا از خروجی
- 2) خروجی تک بیتی برای بیت کنترلی مربوط به فعالسازی نوشتن به Data Memory. (MemToReg) که در فاز قبل نوشته اید را صفر بگیرید. همچنین در این فاز پارامتر ND تاخیر DataMemory که در فاز قبل نوشته اید را صفر بگیرید. همچنین در این فاز استفاده ای از سیگنال MemReady این ماژول نخواهیم کرد اما آن را در پردازنده (top module) قرار دهید.
  - 3 ) خروجی تک بیتی برای بیت کنترلی مالتی پلکسر در ورودی Instruction Memory.

برای تعیین آن که PC خط بعد دستورات به عنوان آدرس Memory Instruction قرار بگیرد و یا آدرس پرش. (PCSrc)

- 4) خروجی تک بیتی برای بیت کنترلی مالتی پلکسر در ورودی دوم ALU برای تعیین آن که ورودی دوم ALU (ALUSrc) . Signe Extend Immediate
- 5) خروجی تک بیتی برای بیت کنترلی مالتی پلکسر در ورودی File Register برای تعیین آن که آدرس رجیستر مقصد از کدام بازه دستور برداشت شود. (RegDst)
  - 6 ) خروجی تک بیتی برای بیت کنترلی مربوط به فعالسازی نوشتن به Register File) . (RegW)
- 7) خروجی تک بیتی برای بیت کنترلی مربوط به آن که واحدSign Extend ، ورودی اش را SgnZero) دروجی تک بیتی برای بیت کنترلی مربوط به آن که واحدSgnZero)
  - 8 ) خروجی سه بیتی برای مشخص کردن نوع عملیات ALU) . (ALUOP)

#### هدف:

هدف طراحی ماژولی با ورودی و خروجی های ذکر شده می باشد که با دریافت شش بیت بالا و پایین دستور و ورودی تک بیتی zero مربوط به صفر و یک بودن خروجی ALU ،تمامی بیت های کنترلی را با توجه به نوع دستور مقدار دهی کند.

دستورات مورد نیاز برای پیاده سازی:

ADD - ADDU - SUB - SUBU - AND - OR - XOR - NOR - SLT - SLTU - LW - SW BEQ - BNE - ANDI - ORI - XORI - ADDI - ADDIU - SLTI - SLTIU

## قسمت دوم: پیاده سازی ماژول DataPath



هدف در این قسمت پیاده سازی ساختار بالا است که ساختار یک پردازندهی Single Cycle است که در هر کلاک 1 دستور را از حافظه دستورالعمل خوانده و اجرا میکند.

برای پیاده سازی این قسمت لازم است:

- 1 ) تعدادی مالتی پلکسر و جمع کننده و رجیستر PC با توجه به ساختار بالا پیاده سازی شود.
  - 2 ) پیاده سازی واحد Sign Extend و واحد شیفت دهنده 2 تایی.
- 3 ) از ماژول های طراحی شده در قسمت قبل و فاز قبل instance گرفته شود و این ماژول ها به بقیه مدار متصل شوند.

# تست عملكرد پروسسور:

در نهایت DataPath و Controller را به هم متصل کرده و پردازنده خود را کامل کنید. در این جا باید کار کرد پردازنده ی خود را تست کنید. پردازنده ی شما باید بتواند برنامه های مختلف (که با Instruction کار کرد پردازنده ی خود را تست کنید. پردازنده ی شما باید بتواند برنامه های مختلف (که با set پیاده شده در بخش های قبل نوشته شده باشند) را اجرا کند.

#### تست Sort : 1

برای این بخش کد اسمبل شده ی اجرای الگوریتم Insertion Sort در اختیارتان قرار گرفته است. این برنامه 96 عدد نامرتب تولید کرده و آن ها را با الگوریتم مرتب سازی درجی مرتب کرده و در حافظه ذخیره می کند. پردازنده شما باید بتواند این برنامه را اجرا کرده و نتیجه مطلوب را بدهد. برای چک کردن خروجی برنامه از تست بنچی که در اختیارتان قرار داده شده استفاده کنید. نتیجه روی کنسول باید به این صورت باشد:

```
# ffff8a4f ff49a03e ed9232cf ed9232cf ec6c3298 ec6c3298 ec6c3298 e6663185 e6663185 dddd8526 dbdb842d b6b6e9be b4b4e947 aac70a4f aaaaec60 a48e7be0 a48e7be0 a58c7a4305 99bd6c60 8bd654a6 8bd654a6 8894b185 878c0526 86b259c7 86b259c7 82646947 826e5d18 8126e5d18 81da5ead 81da5ead 8183b298 8081042d 8082d305 80194b8 80086305 80086305 800764a6 800249c7 80010d18 80000dead 80002039 800002039 7fff8a4f 7ff48a40 7ff49a03 6fd9232cf 66c63298 66663185 5ddd8526 5ddd8526 5bdb842d 5bdb842d 36b6e9be 36b6e9be 34b4e947 34b4e947 2ac70a4f 2ac70a4f 2acaec60 2aaec60 248e7be0 1c7a4305 19bd6c60 48 19bd6c60 0bd654a6 0894b185 0894b185 078c0526 078c0526 06b259c7 02846947 028665d18 01da5ead 0183b298 0183b298 0181042d 00016426 0007659be 002ab2cf 002ab2cf 00195be0 00088305 0008305 0007d4a6 0007d4a6 0002d9c7 0002d9c7 0001dd18 00010dd18 0000dead 0
```

همچنین زمان اجرا و تعداد کلاک اجرای این برنامه را در گزارش خود بیاورید.

### تست Fibonacci Sequence : 2

در این بخش باید خودتان یک برنامه برای آزمایش پردازنده بنویسید و آن را اجرا کنید. با استفاده از دستورات mips (فقط دستوراتی که پردازنده ی شما پوشش میدهد) کدی بنویسید که اعداد 1 تا 15 دنباله ی فیبوناچی را حساب کرده و در خانه های 16 تا 30 حافظه دیتا ذخیره کند.

برای تبدیل کد خود به زبان ماشین میتوانید از یک mips assembler استفاده کنید یا خودتان دستی این کار را انجام دهید. برنامه ی نهایی زبان ماشین در یک فایل hex به نام fibtest ذخیره کرده (با فرمتی مشابه (isort32.hex) و آن را در محل تست بنچ قرار دهید.

توجه کنید که در خط آخر برنامه ی خود یک لوپ بی نهایت به صورت BEQ \$zero \$zero 0xFFFF اضافه کنید که یردازنده در آن نقطه بماند. به تست بنچ fib\_tb.v بروید و پارامتر end\_pc مطابق محل آخرین خط

کد خود قرار دهید تا تست بنچ در آن نقطه تمام شود. توجه کنید که هر خط 4 بایت میباشد و باید تعداد خطوط کد خود را در 4 ضرب کنید.

در صورت درستی کد و پردازنده باید 15 عدد اول دنباله را ببینید. در این بخش نیز زمان اجرا و تعداد کلاک را در گزارش خود بیاورید. همچنین کد اسمبلی خود را نیز همراه فایل ها آپلود کنید.

### خواسته های پروژه:

1- طراحی کد وریلاگ واحد های بالا و انجام تست های خواسته شده و ارائه نتایج صحیح.

2- گزارشی کوتاه در مورد نحوه نوشتن واحد ها و کارکرد کلی مدار و نتایج و زمان اجرای تست ها.

فایل های خود را به فرمت rar درآورید در غالب فایلی با اسم Modules\_Student#.rar در آورید در غالب فایلی با اسم student در آورید در غالب فایلی که منظور از student شماره دانشجویی شما می باشد.